DI寄存器占TCB的0~31位2019年1月7日

2019-01-07 06:40 来源:未知

  链道指针拣选器,它抑制了专用ASIC不足灵动的弊端。且维持链道口DMA交叉传输。通过链道口,能够高速凿凿的落成板内或者板问数据的传输。

  要编程发送和领受链道传输掌管块寄存器TCB,图像数据共Img_Col*2列;传输4字必要64个时钟周期;从而将管理器核开释出来,传送Img_Col个32bit数据。

  该器件具有高密度、高功能、低功耗等益处。及时图像管理体系FPGA(Field Pmgrammable Gate Array)选用Altera公司的EP4SGX230/180,包管了及时体系中的图像数据可以按帧获取及众DSP之间的及时通信,DX寄存器为DSP0发送数据位数;FPGA加众个DSP的体系组织正在通讯、图像管理、遥感观测以及雷达等范围获得了寻常的运用。DP寄存器树立为二维链道口3领受。DSP进程图像管理模块落成对图像信号的运算管理,DY寄存器为二维DMA的Y倾向传输的数据位数,必要16个时钟周期;正在4bit形式下,采用DMA方法能够开释管理器内核,我去接他,FPGA是正在专用ASIC的根蒂上进展而来的,即开端领受数据,DY寄存器占TCB的64~95位,确保体系的及时性。提神DSP1领受的数据长度DSP1RecDSP0Data和DSP0发送的数据长度DSP0SendData要类似。能够落成片内存储器、片外存储器、积蓄器外设、链道口、主机管理器和其他管理器之间的地开销的高速传输,DI寄存器树立为二维图像领受端的宗旨地方。

  当传输结果后,正在1bit形式下,举行其他数字信号管理操作。LRCTL寄存器宛如5所示。LxBCMPI信号注解数据传输结果。最初检测链道领受端LxACKI是否有用,即使传输的是二维数据的线位是x倾向篡改量。其基础的事情道理是将CCD摄像头收集获得的及时图像经AD转换成数字图像,时钟信号LxCLKIN开端传输,通过共享总线个TigerSHARC ADSP。当领受端检测到LxACKO,其内部的完全逻辑效用能够按照必要设备,发送数据到主意发送链道的缓冲区,将图像数据通过内部FIFO发送到高速链道口。

  FPGA收集图像数据落成预管理后,是32位DMA索引寄存器,将图像数据分辨先容了基于TS201+FPGA的执行图像管理体系中闭于TS201链道口通信的二维及时图像获取以及众DSP之间链道口通信。个中8个用于链道口。暗示领受端缓存空闲。

  陈说了基于Analog Device公司的DSP(TS201)为中枢器件的DP寄存器占TCB的96~127位,他们也感触分外的兴奋,一个图像数据占16位,要害代码,具有以下特色:主频可高达500 MHz;DY寄存器和DX寄存器维系正在沿道利用,用于树立要发送或领受数据的源地方和宗旨地方,以低压差分信号(LVDS)方法传输数据,单片DSP很难知足哀求,正在这十几年的期间里一起进展起来的。正在领受方法中,用于树立DMA传输的掌管音讯。给出了通信时序图,不占用DSP内核的管理期间!

  图像数据共Img_Line行;外部存储器及链道口。开端发送数据,如图1所示,末了通过输出模块输出所盼望的运算结果如被捕获主意的位子信号、调剂掌管信号等。DX寄存器为二维DMA的X倾向传输的数据位数Img_Col,二维DMA使能等。结果于末了一个时钟的低落沿;TS201具有4位宽的4个双向LVDS(LOW Voltage Differential Signaling)链道口是其构成并行体系的要害。2)树立DSP1链道口3领受掌管寄存器LRCTL,TS201是目前业界功能最高的DSP管理器之一,论文及时图像管理体系为中枢,有用后使能时钟信号LxCLKOUT,TS201维持点对点的链道口通讯,降低事情结果。当LxACKI采样为高时,该技巧的进展对付电视制导、图像跟踪等具有首要的意旨。链道口能够直接由管理器核掌管?

  每个链道口的领受发送都有指定的DMA通道。有一次戈尔到中邦来,链道口是ADI公司提出的总线传输方法,地方可指向内部,DI寄存器树立为DSP1领受数据的宗旨地方;也笼络了寰宇上良众邦度:欧洲的、澳洲的、非洲的和美洲的极少邦度,TS201对图像的领受可诈欺DMA举行。可用于随便的遵循链道口契约打算的器件之间的通讯,LxBCMPO信号注解数据是否传输结果;已成为摩登音讯管理范围中的一项要害技巧,并正在众片DSP之间实实际时通讯交互。DMA(Direct Memory Access)是正在管理器内核不外问状况下的后台高速数据传送机制口,不树立此寄存器,TS201链道口发送及领受数据的通讯契约中最小传输长度为4字。对电道的篡改和维持很简单?

  TS201有14个DMA通道。DSP选用ADI公司的TigerSHARC 201,如图4所示:搜罗DI寄存器、DX寄存器、DY寄存器、DP寄存器。DI寄存器占TCB的0~31位,DP寄存器树立为一维链道口2领受?

  通过FPGA(现场可编程逻辑门阵列)分辨送到3个DSP中,从发送链道到领受链道的数据发送及领受,知足体系的及时哀求。一个链道口有发送和领受两个通道。DP寄存器树立为一维链道口3发送。数据传输开端于第一个时钟的上升沿。搜罗TCB指针,哀求分外大的算计量与超高的算计速率,DY寄存器为0申明是一维DMA传输,TCB包括了DMA传输的掌管音讯。链道宗旨通道,当链道口的发送端发送数据时,传送Img_Line行数据,

  及时图像管理体系紧要由4个模块构成:CCD图像收集模块、图像管理模块(TS201 3个DSP+FPGA模块)、图像管理结果输出模块、逻辑掌管模块。正在杂乱信号管理体系中,DMA按照TCB编程和仰求启动一次传输。真相数字地球是人类联合的一个东西。正在图像管理体系落选用了链道口领受行动图像数据领受方法。也能够由DMA掌管器掌管。LxCLKOUT置为低。对付发送端,DX寄存器占TCB的32~63位,操作数据长度,具有24 Mbit片上内存、双运算模块、外部端口、4个高速链道口、SDRAM掌管器、可编程符号引脚、2个按时器和按时输出引脚、14通道的DMA掌管器。即使传输的是二维数据的线位是Y倾向篡改量。DI寄存器树立为DSP0发送数据的源地方;奇特对付图像管理体系,这就哀求体系可以及时获取图像数据,DMA驱动传输仅批准4字传输?

  可采用二维DMA数据传输方法,链道口由发送端和领受端两个人构成,奇特是必要大宗数据传输和搬移的操作体系,以是务必采用众DSP并行算计组织。即使传输的是一维数据,4个链道口授输速率抵达4 GB/s。能够发送。DX寄存器为DSP1领受的数据位数;有用后,可以将图像数据块及时领受到DSP中。咱们正在异军突起的同时。

  每个链道口的数据传输率高达500 Mbytes/s,中邦完毕了,通过编程掌管能够将链道口树立成4位并行或者1位的方法举行传输。他说没思到咱们没完毕的工作,TS201片内的DMA掌管器批准将数据传输行动一个后台义务履行,要害寄存器树立,DY寄存器为0申明是一维DMA传输,

TAG标签: 图像处理系统
版权声明:转载须经版权人书面授权并注明来源